SPC5634MF2MLQ80 Mikrokontrolluesit 32-bit – MCU NXP 32-bit MCU, bërthama e harkut të energjisë, 1.5MB Flash, 80MHz, -40/+125degC, Shkalla e automobilave, QFP 144
♠ Përshkrimi i produktit
Atributi i produktit | Vlera e atributit |
Prodhuesi: | NXP |
Kategoria e produkteve: | Mikrokontrolluesit 32-bit - MCU |
RoHS: | Detajet |
Seria: | MPC5634M |
Stili i montimit: | SMD/SMT |
Paketa/Kase: | LQFP-144 |
Bërthamë: | e200z3 |
Madhësia e memories së programit: | 1.5 MB |
Madhësia e RAM-it të të dhënave: | 94 kB |
Gjerësia e autobusit të të dhënave: | 32 bit |
Rezoluta e ADC: | 2 x 8 bit / 10 bit / 12 bit |
Frekuenca maksimale e orës: | 80 MHz |
Numri i hyrjeve/hyrjeve: | 80 I/O |
Tensioni i furnizimit - Min. | 1,14 V |
Tensioni i furnizimit - Maksimumi: | 1,32 V |
Temperatura minimale e funksionimit: | - 40 C |
Temperatura maksimale e funksionimit: | + 150 C |
Kualifikimi: | AEC-Q100 |
Paketimi: | Tabaka |
Tensioni analog i furnizimit: | 5,25 V |
Marka: | NXP gjysmëpërçuesit |
Lloji i RAM-it të të dhënave: | SRAM |
Tensioni I/O: | 5,25 V |
I ndjeshëm ndaj lagështirës: | po |
Produkt: | MCU |
Tipi i produktit: | Mikrokontrolluesit 32-bit - MCU |
Lloji i memories së programit: | Blic |
Sasia e paketës së fabrikës: | 60 |
Nënkategoria: | Mikrokontrolluesit - MCU |
Timers Watchdog: | Watchdog Timer |
Pjesa # Pseudonimet: | 935311091557 |
Njësia e peshës: | 1.319 g |
♠ Mikrokontrolluesit 32-bit - MCU
Këta mikrokontrollues 32-bitësh të automobilave janë një familje pajisjesh sistem-në-çip (SoC) që përmbajnë të gjitha tiparet e familjes MPC5500 dhe shumë veçori të reja të shoqëruara me teknologjinë CMOS 90 nm me performancë të lartë për të siguruar ulje të konsiderueshme të kostos për veçori dhe të konsiderueshme. përmirësimin e performancës.Bërthama e përparuar dhe me kosto efektive e procesorit pritës të kësaj familjeje kontrolluesish automobilistik është ndërtuar mbi teknologjinë Power Architecture®.Kjo familje përmban përmirësime që përmirësojnë përshtatjen e arkitekturës në aplikacionet e integruara, përfshin mbështetje shtesë udhëzuese për përpunimin e sinjalit dixhital (DSP), integron teknologjitë - të tilla si një njësi procesori të përmirësuar të kohës, konvertuesin e përmirësuar të radhës nga analog në dixhital, Rrjeti i Zonës së Kontrolluesit dhe një sistem i përmirësuar modular hyrje-dalje—që janë të rëndësishme për aplikimet e sotme të grupeve të fuqisë më të ulët.Kjo familje pajisjesh është një shtesë plotësisht e pajtueshme me familjen MPC5500 të Freescale.Pajisja ka një nivel të vetëm hierarkie të memories që përbëhet nga deri në 94 KB SRAM në çip dhe deri në 1,5 MB memorie të brendshme flash.Pajisja ka gjithashtu një ndërfaqe të jashtme autobusi (EBI) për 'kalibrim'.Kjo ndërfaqe e jashtme e autobusit është projektuar për të mbështetur shumicën e memories standarde të përdorura me familjet MPC5xx dhe MPC55xx.
• Parametrat e funksionimit
— Funksionim plotësisht statik, 0 MHz – 80 MHz (plus 2% modulim i frekuencës – 82 MHz)
- Gama e funksionimit të temperaturës së kryqëzimit -40 ℃ deri në 150 ℃
- Dizajn me fuqi të ulët
– Shpërndarja e fuqisë më pak se 400 mW (nominale)
– Projektuar për menaxhimin dinamik të energjisë së bërthamës dhe pajisjeve periferike
– Porta e orës së kontrolluar nga softueri i pajisjeve periferike
– Modaliteti i ndalimit të energjisë së ulët, me të gjitha orët e ndaluara
— Fabrikuar në procesin 90 nm
— Logjika e brendshme 1.2 V
— Furnizimi i vetëm me energji 5.0 V -10%/+5% (4.5 V deri në 5.25 V) me rregullator të brendshëm për të siguruar 3.3 V dhe 1.2 V për bërthamën
— Kunjat hyrëse dhe dalëse me diapazonin 5.0 V -10%/+5% (4.5 V deri në 5.25 V)
– 35%/65% nivelet e ndërprerësit VDDE CMOS (me histerezë)
– Histerezë e përzgjedhur
– Kontroll i përzgjedhshëm i shpejtësisë së rrotullimit
— Kunjat Nexus të mundësuar nga furnizimi 3,3 V
— Projektuar me teknikat e reduktimit të EMI
– Lak i mbyllur në fazë
– Modulimi i frekuencës së frekuencës së orës së sistemit
– Kapaciteti i anashkalimit në çip
– Shpejtësia e zgjedhshme e lëvizjes dhe forca e drejtimit
• Procesor bërthamor e200z335 me performancë të lartë
— Modeli i programuesit E 32-bit Power Architecture Book
— Përmirësimet e kodimit me gjatësi të ndryshueshme
– Lejon që grupi i udhëzimeve Power Architecture të kodohet opsionalisht në një instruksion të përzier 16 dhe 32-bit
– Rezulton në madhësi më të vogël të kodit
— CPU me një problem të vetëm, në përputhje me teknologjinë Power Architecture 32-bit
— Ekzekutimi i rregullt dhe pensionimi
- Trajtimi i saktë i përjashtimeve
— Njësia e përpunimit në degë
– Shtues i dedikuar për llogaritjen e adresave të degës
– Përshpejtimi i degës duke përdorur Bufferin e udhëzimeve për shikimin e degës
— Njësia e ngarkimit/ruajtjes
– Vonesa e ngarkesës me një cikël
– Tërhequr plotësisht
– Mbështetja e Endianëve të mëdhenj dhe të vegjël
– Mbështetje për qasje të gabuar
– Zero flluska të tubacionit të ngarkesës për përdorim
— Tridhjetë e dy regjistra me qëllim të përgjithshëm 64-bit (GPR)
— Njësia e menaxhimit të memories (MMU) me tampon anash përkthimi plotësisht shoqërues me 16 hyrje (TLB)
— Autobus i veçantë udhëzues dhe autobus i ngarkimit/magazinimit
— Mbështetje për ndërprerje të vektorizuar
— Vonesa e ndërprerjes < 120 ns @ 80 MHz (e matur nga kërkesa për ndërprerje deri në ekzekutimin e instruksionit të parë të mbajtësit të përjashtimit të ndërprerjeve)